Teknik Digital - LTS
(TD-LTS)

  • TEKNIK DIGITAL

    Rancangan Program Kegiatan Pembelajaran Semester
    (RPKPS) Semester Genap 2016-2017

    Nama Mata Kuliah : Teknik Digital
    Kode/SKS : TEI 106 / 2 SKS
    Prasyarat : -
    Status Matakuliah : Wajib TE TI
    Dosen Pengampu :
    Ir. Litasari, M.Sc. (B)

    Deskripsi singkat matakuliah
    Dalam matakuliah ini akan diperkenalkan konsep dasar teknik digital, perbedaannya dengan teknik analog. Berbagai sistem bilangan yang banyak digunakan di dunia digital beserta, penyandian biner data (numeris dan alfanumeris) diperkenalkan di awal kuliah. Aljabar Bolean, sebagai dasar matematis teknik digital, dipelajari sebagai tool untuk analisis dan sintesis sistem digital. Rangkaian digital kombinatorial, perancangan dan implementasi pada level gerbang logika (AND, OR, NOT) dibahas secara mendalam diikuti dengan modul-modul kombinatorial MSI (Dekoder-Enkoder, MUX-DEMUX, modul aritmatika). Kuliah diakhiri dengan pengenalan elemen dasar digital sekuensial (Latch-Flipflop) serta aplikasinya sebagai Register dan Counter.

    Tujuan pembelajaran
    Pada akhir kuliah mahasiswa mampu dapat menjelaskan konsep-konsep dasar teknik digital , dapat menggunakan konsep-konsep tersebut untuk perancangan rangkaian digital , dan dapat melakukan analisis hasil rancangannya tersebut.

    Learning outcomes
    Mahasiswa dapat

    1. menjelaskan perbedaan gerbang-gerbang logika dasar dan membuat tabel kebenarannya.
    2. menjelaskan dkaidah-kaidah aljabar Boolean, merepresentasikan fungsi logika menggunakan kaidah-kaidah tersebut
    3. mengimplementasikan fungsi logika kombinatorial menggunakan gerbang-gerbang logika dasar dan membuat tabel kebenarannya.
    4. menggunakan teknik minimisasi untuk menyederhanakan untai digital kombinatorial.
    5. menjelaskan karakteristik fungsional modul-modul Medium Scale IC (MSI) dan menggunakan modul-modul MSI tersebut  untuk mengimplementasikan rangkaian digital kombinatorial.
    6. menjelaskan dasar-dasar logika sekuensial dan perbedaannya dengan logika kombinatorial.
    7. menjelaskan cara kerja latch dan flipflop sebagai basic building blocks rangkaian sekuensial dan menggambarkan timing diagramnya.
    8. menjelaskan prinsip kerja  rangkaian digital sekuensial sederhana (register & pencacah)
    9. mengimplementasikan register dan pencacah menggunakan latch & flipflop,
    10. menganlisis karakteristik kerja register & pencacah berdasarkan timing diagramnya.
    11. menjelaskan karakteristik kerja modul-modul Programmable Logic Device (PLD) seperti PROM, PLA dan PAL.
    12. mengimplementasikan fungsi logika kombinatorial menggunakan modul-modul PLD.
  1. Evaluasi yang direncanakan
    1. Tes/Tugas (20%)
    2. UTS           (40%)
    3. UAS          (40%)
    Bahan, sumber informasi, dan referensi

    1. Digital Design : with an Introduction to the Verilog HDL / M. Morris Mano, Michael D. Ciletti.—5th ed., 2013.
    2. Tocci, 2011, Digital Systems: Principles & Applications, 11ed, Prentice Hall.



 
Electrical Engineering & Information Technology | Faculty of Engineering | UGM
© 2024 PUSKAPTIK JTETI Team